位置:明升备用网址 » 技术资料 » 通信网络

VI-21L-CX 时序电路的方法以及时序可编程逻辑器件

发布时间:2020/1/17 13:01:21 访问次数:1149

在always语句中对电平敏感事件和边沿敏感事件的描述有赋值有何区别?

sR锁存器和一个下降沿的SR触发器何不同?

                 

锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元或记忆兰元:

锁存器是对脉冲电平敏感的电路,它们在一定电平作用下改变状态。基本sR锁存器由输入信号电平直接控制其状态,传输门控或逻辑门控锁存器在使能电平作用下由输入信号决定其状态。在使能信号作用期间,门控锁存器输出跟随输入信号变化而变化。

触发器是对时钟脉冲边沿敏感的屯路,根据不同的电路结构,它们在时钟脉冲的上升沿或下降沿作用下改变状态。目前流行的触发器电路主要有主从、维持阻塞和利用传输延迟等几种结构,它们的工作原理各不相同。

触发器按逻辑功能分类有D触发器、JK触发器、T(r)触发器和sR触发器。它们的功能可用特性表、特性方程和状态图来描述。触发器的电路结构与逻辑功能没有必然联系。例如JK触发器既有主从结构的,也有维持阻塞或利用传输延迟结构的。每一种逻辑功能的触发器都可以通过增加门电路和适当的外部连线转换为其他功能的触发器。

          

用Ⅴenlog对锁存器与触发器做行为级描述,是描述时序电路的基础模块。

1所示S电路如图题置A到B时Q和Q端的波形。如改用TTL电路74LS02实现,多会发生所示,

能表。

异步置0功能,即置0信号变为低电平时,将触发器的输出置0。

阅读下列两个程序,画出它们的逻辑图。

在组合逻辑电路和锁存器、触发器的基础上,讨论时序逻辑电路。在第4章所讨论的组合逻辑电路中,

任一时刻的输出信号仅仅由该时刻的输入信号fF决定,而时序电路在任一时刻的输出信号不仅与当时的输入信号有关,而且与屯路原来的状态有关。也就是说,时序电路中除具有逻辑运算功能的组合电路外,还必须有能够记忆电路状态的存储单元或延迟单元,这些存储或延迟逻辑单元主要由第5章所讨论的锁存器或触发器来实现.

              

本章首先介绍时序逻辑电路的基本概念,然后重点讨论这和电路的分析与设计方法,以及逻辑设计中常用的典型时序集成电路,最后通过实例简要介绍用Verilog描述时序电路的方法以及时序可编程逻辑器件。


长春市唯有度明升m88备用网址




相关IC型号

热门点击

推荐技术资料

耳机的焊接
整机电路简单,用洞洞板搭线比较方便。EM8621实际... [详细]